• 會員中心
  • 訂閱管理
  • 常見問題
  • 登出
notice-title img

親愛的讀者您好:

經濟日報 LifeStyle品味 全新改版,推出精緻的生活情報,內容包括時尚、旅遊、藝文、珠寶、精品、遊艇、汽車、醇酒、手錶...等。

誠摯邀請您,在緊湊的行程之餘,試著放下待辦事項,和我們一同欣賞生活裡的美好事物。



不再通知
明天提醒

聯電攜手Cadence開發3D-IC解決方案

本文共815字

經濟日報 記者林思宇/台北即時報導

聯電(2303)(2303)今(1)日宣布,與全球電子設計創新領導廠商益華電腦(Cadence),以Cadence Integrity 3D-IC平台為核心的3D-IC參考流程,已通過聯電晶片堆疊技術認證,助力產業加快上市時間。此為業界首創全面3D-IC解決方案,可將系統規劃、晶片與封裝實現以及系統分析整合在單一平台上。

聯電表示,混合鍵合解決方案已準備就緒,可整合廣泛、跨製程的技術,支援邊緣人工智慧(AI)、影像處理和無線通訊等終端應用的開發。雙方此次在晶圓對晶圓堆疊技術上的合作,採用聯電40奈米低功耗(40LP)製程,以Cadence Integrity 3D-IC平台驗證設計流程中的關鍵3D-IC功能,包括系統規劃和智能凸塊(bump)的創建。

推薦

聯電元件技術開發及設計支援副總經理鄭子銘表示,過去一年,客戶在不犧牲設計面積或增加成本的情況下,尋求設計效能的提升方法,讓業界對3D-IC解決方案的興趣大為提升。成本效益和設計可靠度的提升是聯電混合鍵合技術的兩大主軸,同時也是此次與Cadence合作所創造的成果與優勢,未來將可讓共同客戶享受3D設計架構所帶來的優勢,同時大幅減省設計整合所需時間。

Cadence數位與簽核事業群研發副總裁Don Chan表示,隨著物聯網、人工智慧和5G應用的設計複雜性不斷增加,晶圓對晶圓堆疊技術的自動化對晶片設計工程師來說日益重要。Cadence 3D-IC設計流程及Integrity 3D-IC平台已經最佳化,結合聯電的混合鍵合技術,為客戶提供全面的設計、驗證和實現解決方案,讓客戶能自信地創建和驗證創新的3D-IC設計,同時加快上市時間。

聯電表示,在設計初期,即可針對3D堆疊中的多個小晶片一併進行熱完整性、功耗和靜態時序設計和分析。參考流程還支持系統層級、針對連接精確度的佈局驗證(LVS)檢查、針對覆蓋占比和對齊度檢查的電氣規則檢查(ERC),以及針對3D堆疊晶片設計結構中熱分佈的熱分析。

※ 歡迎用「轉貼」或「分享」的方式轉傳文章連結;未經授權,請勿複製轉貼文章內容

延伸閱讀

上一篇
智伸科去年賺逾1股本 每股賺12.2元擬配息6元
下一篇
星宇航空去年稅後淨損52.71億 每股虧3.47元

相關

熱門

看更多

看更多

留言

完成

成功收藏,前往會員中心查看!